Prije par godina napravljen je flash Coreboot-a na Thinkpad W530 (Ivy Bridge). Linux je radio kako treba, ali se NetBSD zamrzavao kod povratka iz nekog deep statea, jer kernel ne podržava C6/C7 uopće IIRC (
https://man.netbsd.org/acpicpu.4), uz to smo zaključili da se dešava kada CPU počne dizati clockove / voltažu. Vratili smo originalni BIOS jer stvari nisu funkcionirale.
Sada sam primjetio da je izašao patch
https://review.coreboot.org/c/corebo...l_206ax_init.c za navedeni problem;
https://ticket.coreboot.org/issues/121
Novu verziju Coreboot-a u koju je gore navedeni patch ubačen još nisam testirao, ali po ovome što ljudi pišu, sa Linuxom bi trebao raditi bez "intel_idle.max_cstate" koji je trošio više struje i laptop je bio konstantno bučan, pa zaključujem da bi problem mogao biti riješen i na NetBSD-u obzirom da Coreboot i eventualno Intel microcodovi imaju svoj utjecaj. Mišljenje prije pokušaja?
U intel_idle.c driveru imamo; za C3 59µs, za C6 80µs, za C7 87µs, dok Coreboot patch koristi za C3 60.4µs, za C6 81µs i za C7 89.1µs, prethodno bez patcha C3 81.9µs, za C6 106.5µs i za C7 111.6µs.
Referenca
https://raw.githubusercontent.com/to...e/intel_idle.c
Code:
X86_MATCH_VFM(INTEL_IVYBRIDGE, &idle_cpu_ivb),
static const struct idle_cpu idle_cpu_ivb __initconst = {
.state_table = ivb_cstates,
.disable_promotion_to_c1e = true,
};
static struct cpuidle_state ivb_cstates[] __initdata = {
{
.name = "C1",
.desc = "MWAIT 0x00",
.flags = MWAIT2flg(0x00),
.exit_latency = 1,
.target_residency = 1,
.enter = &intel_idle,
.enter_s2idle = intel_idle_s2idle, },
{
.name = "C1E",
.desc = "MWAIT 0x01",
.flags = MWAIT2flg(0x01) | CPUIDLE_FLAG_ALWAYS_ENABLE,
.exit_latency = 10,
.target_residency = 20,
.enter = &intel_idle,
.enter_s2idle = intel_idle_s2idle, },
{
.name = "C3",
.desc = "MWAIT 0x10",
.flags = MWAIT2flg(0x10) | CPUIDLE_FLAG_TLB_FLUSHED,
.exit_latency = 59,
.target_residency = 156,
.enter = &intel_idle,
.enter_s2idle = intel_idle_s2idle, },
{
.name = "C6",
.desc = "MWAIT 0x20",
.flags = MWAIT2flg(0x20) | CPUIDLE_FLAG_TLB_FLUSHED,
.exit_latency = 80,
.target_residency = 300,
.enter = &intel_idle,
.enter_s2idle = intel_idle_s2idle, },
{
.name = "C7",
.desc = "MWAIT 0x30",
.flags = MWAIT2flg(0x30) | CPUIDLE_FLAG_TLB_FLUSHED,
.exit_latency = 87,
.target_residency = 300,
.enter = &intel_idle,
.enter_s2idle = intel_idle_s2idle, },
{
.enter = NULL }
};
Pretpostavljam da je Coreboot preuzeo IRTL vrijednosti iz Linux kernel Intel idle drivera, jer u specifikaciji ispod ih ne mogu pronaći. Gdje ih je Intel pronašao? (Tražio sam ih po internetu pola sata)
https://www.intel.com/content/dam/www/public/us/en/documents/datasheets/3rd-gen-core-family-mobile-vol-1-datasheet.pdf
https://www.intel.com/content/dam/www/public/us/en/documents/datasheets/3rd-gen-core-family-mobile-vol-2-datasheet.pdf
Edit: Nisam pronašao izvor ali evo još malo interesantnih informacija;
https://www.kernel.org/doc/html/v5.0...m/cpuidle.html
https://www.kernel.org/doc/html/v5.0...m/cpufreq.html